XC6SLX25-2CSG324現(xiàn)場(chǎng)可編程門陣列以最低的總成本為大容量應(yīng)用提供了領(lǐng)先的系統(tǒng)集成能力,提供了從3840到147443個(gè)邏輯單元的擴(kuò)展密度,基于成熟的45 nm低功耗銅纜工藝技術(shù),提供了成本、功率和性能的最佳平衡,提供一種新的、更高效的雙寄存器6輸入查找表(LUT)邏輯和豐富的內(nèi)置系統(tǒng)級(jí)塊選擇。
XC6SLX25-2CSG324C包括18 Kb(2 x 9 Kb)的塊RAM、第二代DSP48A1片、SDRAM內(nèi)存控制器、增強(qiáng)的混合模式時(shí)鐘管理塊、SelectIO? 技術(shù)、功率優(yōu)化的高速串行收發(fā)器塊、高級(jí)系統(tǒng)級(jí)電源管理模式、自動(dòng)檢測(cè)配置選項(xiàng),以及通過(guò)AES和設(shè)備DNA保護(hù)增強(qiáng)的IP安全性。這些功能以前所未有的易用性為定制ASIC產(chǎn)品提供了一種低成本的可編程替代方案。
XC6SLX25-2CSG324C為大容量邏輯設(shè)計(jì)、面向消費(fèi)者的DSP設(shè)計(jì)和成本敏感的嵌入式應(yīng)用提供了最佳解決方案,它是目標(biāo)設(shè)計(jì)平臺(tái)的可編程硅基礎(chǔ),提供集成軟件和硬件組件,實(shí)現(xiàn)設(shè)計(jì)師在開(kāi)發(fā)周期一開(kāi)始就關(guān)注創(chuàng)新。
(相關(guān)資料圖)
產(chǎn)品特點(diǎn):
主要特點(diǎn):
多電壓、多標(biāo)準(zhǔn)選擇? 接口銀行
?每個(gè)差分輸入/輸出的數(shù)據(jù)傳輸速率高達(dá)1080 Mb/s
?可選輸出驅(qū)動(dòng),每個(gè)引腳高達(dá)24 mA
?3.3V至1.2V輸入/輸出標(biāo)準(zhǔn)和協(xié)議
?低成本HSTL和SSTL內(nèi)存接口
?熱插拔合規(guī)性
?可調(diào)輸入/輸出轉(zhuǎn)換速率,以提高信號(hào)完整性
?LXT FPGA中的高速GTP串行收發(fā)器
?高達(dá)3.2 Gb/s
?高速接口包括:串行ATA、Aurora、,
1G以太網(wǎng)、PCI Express、OBSAI、CPRI、EPON、,
GPON、DisplayPort和XAUI
?PCI Express設(shè)計(jì)的集成端點(diǎn)塊(LXT)
?低成本PCI?技術(shù)支持,與
33 MHz、32位和64位規(guī)格。
?高效的DSP48A1切片
?高性能算法和信號(hào)處理
?快速18 x 18乘法器和48位累加器
?流水線和級(jí)聯(lián)能力
?用于輔助濾波器應(yīng)用的預(yù)加法器
?集成內(nèi)存控制器塊
?DDR、DDR2、DDR3和LPDDR支持
?數(shù)據(jù)速率高達(dá)800 Mb/s(12.8 Gb/s峰值帶寬)
?具有獨(dú)立FIFO的多端口總線結(jié)構(gòu),以減少
設(shè)計(jì)時(shí)間問(wèn)題
?豐富的邏輯資源,邏輯容量增加
?可選移位寄存器或分布式RAM支持
?高效的6輸入LUT提高了性能
最小化功率
?具有雙觸發(fā)器的LUT,用于以管道為中心的應(yīng)用
?具有廣泛粒度的塊RAM
?具有字節(jié)寫入啟用功能的快速塊RAM
?18 Kb塊,可選擇編程為兩個(gè)
獨(dú)立9 Kb塊RAM
?時(shí)鐘管理磁貼(CMT)用于增強(qiáng)性能
?低噪音、靈活的時(shí)鐘
?數(shù)字時(shí)鐘管理器(DCM)消除了時(shí)鐘偏差
和占空比失真
?用于低抖動(dòng)時(shí)鐘的鎖相環(huán)(PLL)
?同時(shí)乘法頻率合成,
除法和相移
?16個(gè)低偏差全球時(shí)鐘網(wǎng)絡(luò)
設(shè)備包組合和最大可用I/O
需要注意的是,XC6SLX25-2CSG324C與基本DCM功能無(wú)關(guān),頻率合成輸出CLKFX和CLKFX180可以編程為生成任何輸出頻率,即DCM輸入頻率(FIN)乘以M,同時(shí)除以D,其中M可以是2到32之間的任何整數(shù),D可以是1到32之間的任何整數(shù)。
最后,如果需要采購(gòu)或者查看更多XC6SLX25-2CSG324C器件參數(shù)信息,都可以聯(lián)系我們。
責(zé)任編輯:Rex_08